Member
Beiträge: 15.902
Themen: 70
Registriert: Jul 2009
Mit DC funktionieren nur Hall-Sonden. Ich dachte das wäre klar.
...mit der Lizenz zum Löten!
Member
Beiträge: 10.599
Themen: 355
Registriert: Jul 2012
Das ist bereits geändert, darum heisst der Thread ja Pull-Up-C.
Da gibts jetzt nen Spannungsteiler von VCC nach GND. (10k,10k).
Plan kommt gleich.
Ja... aber ich seh davon nichts im Layout.
Member
Beiträge: 10.599
Themen: 355
Registriert: Jul 2012
Zitat:Original geschrieben von christianw.
...
Ich änders es mal auf den Ist-Zustand, betrifft ja nur den Pull-Up-C.
;deal2
Hier die Diskussionsgrundlage:
Member
Beiträge: 10.599
Themen: 355
Registriert: Jul 2012
Wenn du dir das durchliesst was Matthew vom Support geschrieben hat, weisst du, dass es keine Rolle spielt.
Es wird empfohlen, ist aber für das Problem nicht relevant. Dafür gibts ja "Softstart".
Auch Volti hat das probiert, ohne Ergebnis.
Im Layout ist jedenfalls nichts auffällig. So viel kann man bei dem Chip ja auch nicht falsch machen.
Haben wir auch ein Layout von einem Referenzboard?
Member
Beiträge: 10.599
Themen: 355
Registriert: Jul 2012
Member
Beiträge: 10.723
Themen: 45
Registriert: Jan 2008
Zitat:Original geschrieben von Rumgucker
Im Layout ist jedenfalls nichts auffällig. So viel kann man bei dem Chip ja auch nicht falsch machen.
Das kann man so nicht sagen...
Das Layout ist zum Beispiel hübsch. Vermutlich ist das Absicht. Dieses hübsche Layout hat vielleicht das ein- oder andere mal eine optimale Løsung verhindert. (Das Referenzboard dagegen ist stockhässlich...)
Ich bin kein Experte im Erstellen von Layouts, aber:
- Warum hat PGND die Form eines Hakens?
- Warum schmiegt sich PGND an OUTL+ und OUTR- ?
- Ist das Hühnerfutter nur gefällig angeordnet oder zweckmässig nah am Chip?
- Eine interessante VDD-Zange um alles herum!
Das soll nur ein paar Denkanstösse geben
.
Vielleicht bekommt man mehr Freiheiten, wenn man
2 VDD-Anschlüsse auf der Platine vorsieht (rechts und links des Chips).
Member
Beiträge: 10.599
Themen: 355
Registriert: Jul 2012
Zitat:Original geschrieben von kahlo
Ich bin kein Experte im Erstellen von Layouts, aber:
- Warum hat PGND die Form eines Hakens?
Mehr Kupfer für die Wärmeabfuhr.
Zitat:- Warum schmiegt sich PGND an OUTL+ und OUTR- ?
Mehr Kupfer für die Wärmeabfuhr.
Zitat:- Ist das Hühnerfutter nur gefällig angeordnet oder zweckmässig nah am Chip?
Zweckmäßig nah am Chip.
Zitat:- Eine interessante VDD-Zange um alles herum!
Mehr Kupfer für die Wärmeabfuhr, auch bedingt durch das einseitige Layout.
Member
Beiträge: 10.723
Themen: 45
Registriert: Jan 2008
Es hat also alles seine Richtigkeit...
Member
Beiträge: 10.599
Themen: 355
Registriert: Jul 2012
Zumindest in meinen Augen.
Member
Beiträge: 10.723
Themen: 45
Registriert: Jan 2008
Der nette Herr vom Support braucht ca 10ms, um auf Nennbetriebsspannung zu kommen. Voltwide und du hantieren mit Mikrosekunden?
Member
Beiträge: 15.902
Themen: 70
Registriert: Jul 2009
Ja, ich habe bei eingeschaltetem Labornetzteil, per Bananenstecker, hart eingeschaltet. Weil ich das für den kritischeren Fall halte.
Der Mann vom Support hat vmtl alles verkabelt und das SNT eingeschaltet.
...mit der Lizenz zum Löten!
Member
Beiträge: 10.723
Themen: 45
Registriert: Jan 2008
Wenn sich das Problem mit einer 10ms-Startphase beheben lässt, dann sollte man sie vielleicht in den Kasten packen.
Member
Beiträge: 15.902
Themen: 70
Registriert: Jul 2009
Die bei mir auftretenden Anomalien sind aber weit entfernt von dem was Christian gemessen hatte.
...mit der Lizenz zum Löten!
Member
Beiträge: 10.599
Themen: 355
Registriert: Jul 2012
Sind sie?
Das was du gemessen hast habe ich auch, nachdem ich den Chip sowie die 2x100nF getauscht habe.
Auf deiner Platine ist ja auch ein neuer Chip drauf. Übereinstimmend darf aber festgestellt werden, dass das war wir gemessen haben sich nicht mit den Werten vom Support deckt.