Ich bin ja noch ganz unschlüssig, ob ich das Board wirklich in einem schnöden Funktionsgenerator versenken möchte. Es ist ne Option, klar. Aber vielleicht etwas mit Kanonen auf Spatzen geschossen.
Aber irgendwas anstellen wollen wir mit den Dingern schon!
Das RAM hat 55ns Zugriffszeit. So kann man bestenfalls 10 MHz hinkriegen, selbst wenn der CPLD keinerlei Zeit konsumieren sollte.
NOCH haut mich die CPLD-Kiste nicht um. Wirklich nicht.
Administrator
Beiträge: 10.240
Themen: 165
Registriert: Jun 2005
das Pollin board is halt zum etwas rumspielen...mehr nicht.
dafür hättste auch ein etwas leistungsfähigeres teil bekommen:
http://www.knjn.com/ShopBoards_RS232.html
mit
http://www.altera.com/literature/ds/acex.pdf
das hat dann immerhin 576 logik-blocks/register, 12 kbit ram,
is fertig, hat >40 I/O auf pads und kost 39$
Don't worry about getting older. You're still gonna do dump stuff...only slower
Administrator
Beiträge: 10.240
Themen: 165
Registriert: Jun 2005
nee, seh ich auch so.
aber der chip hat ja weitere takteingänge...da kannste dann ja 100 Mhz reinjagen
Don't worry about getting older. You're still gonna do dump stuff...only slower
Also ich weiß nicht, wovon Du gerade redest. Meinst Du vielleicht den 4004? ;baeh
Da ich ja aus der PAL-Welt komme, ist mir VHDL ziemlich suspekt. Außerdem erinnert es mich sehr ans verhasste Pascal (ich bin 'C'-Fan).
Aber letztlich gefällt es mir überhaupt nicht, dass die Synthese in Verbindung mit den Librarys Dinge macht, die ich nur schwer nachvollziehen kann.
Gibts nicht hardwarenähere Werkzeuge? Zumal der 95144 ja auch noch wirklich gut überschaubar ist.
Administrator
Beiträge: 10.240
Themen: 165
Registriert: Jun 2005
jojo...
hier werkeln die sportler:
http://www.opencores.org/projects
ed
8080
Don't worry about getting older. You're still gonna do dump stuff...only slower