Member
Beiträge: 222
Themen: 32
Registriert: Jan 2015
Zitat:Original geschrieben von kahlo
Ja, L1 ist klasse...
das ist der Trenntrafo, VDE
Administrator
Beiträge: 10.242
Themen: 165
Registriert: Jun 2005
Zitat:Original geschrieben von E_Tobi
Ein neues Rätsel befindet sich im Anhang.
Welchen Nutzen haben diese Mosfet-Modelle ("Nagelneu" und direkt von der ST-Seite geladen)?
hmm...zeigen, wie man swcad komplett verwirren kann ?
btw mir is unklar, was da die Verwirrung stiftet (macht bei mir irgendwas mit 4kV am gate und Tera-Ampere in den 100 ohm ...tzzzz )
Don't worry about getting older. You're still gonna do dump stuff...only slower
Member
Beiträge: 1.770
Themen: 25
Registriert: Jan 2010
Bei mir auch....und -130kV am Drain...die Quelle scheint der FET selber zu sein, zumindest ist seine Verlustbilanz negativ => Energiequelle
Administrator
Beiträge: 10.242
Themen: 165
Registriert: Jun 2005
...ob das für Stockholm reicht ?
Don't worry about getting older. You're still gonna do dump stuff...only slower
Member
Beiträge: 10.599
Themen: 355
Registriert: Jul 2012
Eventuell nicht passend für LT, da PSpice Modell? Mit letzteren hatte ich auch Probleme, für FETs von Vishay.
Member
Beiträge: 1.770
Themen: 25
Registriert: Jan 2010
Die Syntax unterscheidet sich in Details, soweit ich weiß, aber grundsätzliche Unterschiede beim berechnen von Formeln dürfte das nicht geben, das wäre mir neu.
Herausgefunden habe ich: Wenn man die Step-Weite stark genug reduziert funktionierts irgendwann...das Problem sind also, mMn, "instabile" Formeln.
Member
Beiträge: 10.599
Themen: 355
Registriert: Jul 2012
Soweit ich weiss, gibt es in LT einige Parameter im FET-Modell nicht, die in PS aber vorhanden und in den Formeln mit einbezogen sind. Durchaus möglich, dass durch diese Parameter die Sache in LT nicht sauber läuft.