• .
  • Willkommen im Forum!
  • Alles beim Alten...
  • Du hast kaum etwas verpasst ;-)
  • Jetzt noch sicherer mit HTTPS
Hallo, Gast! Anmelden Registrieren


FPGA & Class D - es geht weiter
#36
Nabend,

voltwide schrieb:dass Du eine Performance realisiert hast, die sich der neuesten TI-Analog-Generation annähert.
dann habe ich die Schwächen gut kaschiert lachend

Die Messerebnisse mit anderen Vergleichen ist aber eine Idee - und viel Arbeit ... Vorher sollte aber noch die Ungewissheiten beseitigt werden.

alfsch schrieb:der input eines DD-amp ist ja digital, was erstmal nirgends so "von der Stange" irgendwo rauskommt, dagegen ein analoges Signal praktisch "immer"
Da möchte im DIY-Bereich widersprechen. Man muss sich nur anschauen was rund um den DSP ADAU1701 passiert.

alfsch schrieb:und damit es überhaupt akzeptable Qualität hat, muss es mit dem Referenztakt - master-clock - zur Verfügung stehen, wobei meist der nötige rel.höhe Takt per PLL erzeugt wird; na, und da wirds schon wieder "happig" ...PLL sind erstmal nicht für "low jitter" berühmt, bzw dann eher aufwendig oder teuer.
Bei mir werden aus der Clock vom ADC alle weiteren im FPGA verwendeten Clocks abgeleitet. Eine im FPGA jitternde PLL ist m. E. nach eine Störgröße im Vorwärtspfad des Regelkreises und somit eine Störgröße die erfasst und ausgeregelt wird. Anders ist es auch aus dem Paper von Putzeys [1] nicht herauszulesen. Auch in der von ihm betreuten Arbeit von Pieter Kemp [2] kommt keine hochgenaue PLL vor.

alfsch schrieb:und dann natürlich noch Meister Putzeys Statement nicht zu vergessen: einen DAC mit super Qualität zu bauen
Warum hat er den ein Paper genau dazu geschrieben [1]?

voltwide schrieb:So was ist natürlich kaum als Einsteigerprojekt geeignet, die schon mal nen Arduino auf dem Steckbrett realisiert haben.
Das stimmt - wobei meine Arbeit im Grunde aus einem FPGA- und ADC-Evakit besteht. Mit dem heutigem Wissen hätte ich für die Endstufe auch lieber eins genommen und es entsprechend angepasst. Also alles kein Hexenwerk und durchaus Zuhause herstelllbar.

[1]https://www.researchgate.net/publication/229001238_Digital_Control_of_a_PWM_Switching_Amplifier_with_Global_Feedback
[2]http://scholar.sun.ac.za/bitstream/handle/10019.1/20084/kemp_design_2012.pdf?sequence=2&isAllowed=y

Grüße
Sven
 
Reply
  


Nachrichten in diesem Thema
FPGA & Class D - es geht weiter - von Sven - 07.05.2015, 06:33 PM
[Kein Betreff] - von christianw. - 07.05.2015, 07:07 PM
[Kein Betreff] - von Sven - 07.05.2015, 07:35 PM
[Kein Betreff] - von christianw. - 07.05.2015, 07:58 PM
[Kein Betreff] - von voltwide - 07.05.2015, 11:53 PM
[Kein Betreff] - von christianw. - 08.05.2015, 12:56 AM
[Kein Betreff] - von alfsch - 08.05.2015, 11:15 AM
[Kein Betreff] - von Sven - 09.05.2015, 12:10 PM
[Kein Betreff] - von voltwide - 09.05.2015, 02:09 PM
RE: - von voltwide - 09.05.2015, 02:42 PM
[Kein Betreff] - von E_Tobi - 09.05.2015, 10:54 PM
[Kein Betreff] - von voltwide - 09.05.2015, 11:35 PM
[Kein Betreff] - von SEBOJ - 10.05.2015, 07:24 AM
[Kein Betreff] - von alfsch - 10.05.2015, 09:13 AM
RE: - von alfsch - 10.05.2015, 09:47 AM
[Kein Betreff] - von SEBOJ - 10.05.2015, 10:15 PM
RE: - von voltwide - 11.05.2015, 12:12 AM
RE: RE: - von SEBOJ - 11.05.2015, 07:08 AM
RE: RE: - von alfsch - 11.05.2015, 07:51 PM
[Kein Betreff] - von Sven - 12.05.2015, 10:01 PM
RE: - von voltwide - 12.05.2015, 10:25 PM
[Kein Betreff] - von Sven - 12.05.2015, 10:58 PM
[Kein Betreff] - von voltwide - 14.05.2015, 11:51 AM
[Kein Betreff] - von Sven - 14.05.2015, 09:58 PM
[Kein Betreff] - von Sven - 14.05.2015, 10:00 PM
[Kein Betreff] - von christianw. - 14.05.2015, 10:51 PM
[Kein Betreff] - von voltwide - 15.05.2015, 12:46 PM
RE: FPGA & Class D - es geht weiter - von Sven - 09.10.2017, 08:50 AM
RE: FPGA & Class D - es geht weiter - von voltwide - 09.10.2017, 09:27 AM
RE: FPGA & Class D - es geht weiter - von alfsch - 09.10.2017, 09:52 AM
RE: FPGA & Class D - es geht weiter - von Sven - 10.10.2017, 10:16 AM
RE: FPGA & Class D - es geht weiter - von voltwide - 10.10.2017, 11:00 AM
RE: FPGA & Class D - es geht weiter - von alfsch - 10.10.2017, 12:53 PM
RE: FPGA & Class D - es geht weiter - von voltwide - 10.10.2017, 01:48 PM
RE: FPGA & Class D - es geht weiter - von Sven - 10.10.2017, 10:45 PM
RE: FPGA & Class D - es geht weiter - von alfsch - 10.10.2017, 11:16 PM
RE: FPGA & Class D - es geht weiter - von Sven - 12.10.2017, 08:04 PM
RE: FPGA & Class D - es geht weiter - von alfsch - 12.10.2017, 10:31 PM
RE: FPGA & Class D - es geht weiter - von buyman - 13.10.2017, 06:14 PM
RE: FPGA & Class D - es geht weiter - von voltwide - 13.10.2017, 06:32 PM
RE: FPGA & Class D - es geht weiter - von Sven - 14.10.2017, 06:06 PM
RE: FPGA & Class D - es geht weiter - von Sven - 15.10.2017, 10:19 AM