16.04.2012, 09:14 AM
Hallo Rumgucker,
das müßte dann ein Programm sein, welches
zugleich auch noch die unerwünschten induktiven
und kapazitiven Kopplungen der Leiterbahnen
untereinander berücksichtigt. Wie geht das technisch ?
@ onestone:
die Regelsteilheit hängt sicherlich nur von der Steilheit
des unterern FET ab ( hier: A/V = das ist eine Menge Holz
nicht mA/V - wie bei Röhren). Zusammen mit den parasitären
L´s und C`s der Leiterbahnen wird es schnell ungemütlich.
Ohne Ferritperlen an den Gate-Anschlüssen ist da nichts zu
machen. ---> Praxis.
Nicht vergessen:
Bei den Koppel-Kondensatoren ist ( normalerweise )
der Außenbelag mit einem "|" - Strich gekennzeichnet; also der
linke Anschluß beim Aufdruck. Diese Seite gehört auf Masse und ist
somit Teil der Abschirmung.
Frage: wie simuliert man das ?
MfG.urs
das müßte dann ein Programm sein, welches
zugleich auch noch die unerwünschten induktiven
und kapazitiven Kopplungen der Leiterbahnen
untereinander berücksichtigt. Wie geht das technisch ?
@ onestone:
die Regelsteilheit hängt sicherlich nur von der Steilheit
des unterern FET ab ( hier: A/V = das ist eine Menge Holz
nicht mA/V - wie bei Röhren). Zusammen mit den parasitären
L´s und C`s der Leiterbahnen wird es schnell ungemütlich.
Ohne Ferritperlen an den Gate-Anschlüssen ist da nichts zu
machen. ---> Praxis.
Nicht vergessen:
Bei den Koppel-Kondensatoren ist ( normalerweise )
der Außenbelag mit einem "|" - Strich gekennzeichnet; also der
linke Anschluß beim Aufdruck. Diese Seite gehört auf Masse und ist
somit Teil der Abschirmung.
Frage: wie simuliert man das ?
MfG.urs