14.02.2011, 03:54 PM
Also 1MHz interne Clock (CLKDIV8), Vorteiler 1:32 und 8 Bit Auflösung. Korrekt?
Auch Dein steuernde Sinustabelle hat 8 Bit Auflösung, also 7 Bit in eine Richtung. Mit 7 Bit sind IMHO nur bestenfalls -42dB möglich.
Du hast aber gemessen:
Source-Fragment guck ich mir gleich nochmal genauer an.
Auch Dein steuernde Sinustabelle hat 8 Bit Auflösung, also 7 Bit in eine Richtung. Mit 7 Bit sind IMHO nur bestenfalls -42dB möglich.
Du hast aber gemessen:
Zitat:Bei 1kHz habe ich folgende k2-Anteile gemessen:
-2-slope ("phase correct") pwm: -47dB
-fast ("asymmetric") pwm: -33dB
Source-Fragment guck ich mir gleich nochmal genauer an.