16.11.2010, 09:18 PM
Zitat:Original geschrieben von Rumgucker
Naja... die wichtigeren Fragen sind eigentlich:
1. ob der Chip nach der Schaltplaneingabe voller ist, als mit direkter VHDL-Eingabe
2. was schneller zu erfassen geht
3. wie hoch die Fehlerquote jeweils ist
Zu 1.) Das kommt darauf an, wer den Plan malt. Wenn Du direkt mit den nativen Elementen des FPGA projektierst, bekommst Du eine optimale Ausnutzung des Chips.
Ist aber seeeehr mühsam.
2. Bei größeren Designs ist VHDL schneller.
3. Meine Fehlerquote mit VHDL ist astronomisch :P