17.06.2009, 10:07 PM
da ihr gerade über alternativen zur pic-only variante nachdenkt, wie währe es mit der althergebrachten variante? die steuerung, die visualisierung und datenaufbereitung wird vom pic/avr erledigt. die ansteuerung des adc und das zwischenspeichern der werte erledigt ein cpld.
der uC gibt die sampelrate vor und schickt ein start signal zum cpld. der sammelt darafhin die werte vom adc und schreibt sie in den sample speicher. ist er damit fertig meldet er das an den uC, der dann alle zeit hat die daten auszulesen und zu verarbeiten. 100Msa/s sind da locker drin. außerdem würde man sich den hardwaretrigger sparen und könnte damit auch auf kurze impulse triggern und diese darstellen.
die idee ist mir gekommen, da ich gerade anfange mich mit cpld's und vhdl zu beschäftigen. also purer eigennutz
der uC gibt die sampelrate vor und schickt ein start signal zum cpld. der sammelt darafhin die werte vom adc und schreibt sie in den sample speicher. ist er damit fertig meldet er das an den uC, der dann alle zeit hat die daten auszulesen und zu verarbeiten. 100Msa/s sind da locker drin. außerdem würde man sich den hardwaretrigger sparen und könnte damit auch auf kurze impulse triggern und diese darstellen.
die idee ist mir gekommen, da ich gerade anfange mich mit cpld's und vhdl zu beschäftigen. also purer eigennutz