11.06.2009, 12:25 PM
Zitat:Na... ich hoffe, dass dieses Projekt nicht Kino wird, sondern Teamwork gelangweilt ------ Im Moment bin ich gerade am überlegen, ob wir nicht mit ganz handelsüblichen HC-Bausteinen alles erschlagen können. Trigger, Flip-Flop, Delay-Line und dann N-FET. Ein Chip, ein Fet. Simple geradlinige Technik ohne Firlefanz. Denn letztlich ist es ja schnurz, ob das Samplen nun meinetwegen 20ns nach Trigger beginnt oder 30ns. Es muss nur reproduzierbar sein. Das können Chips besser als ein Transistor. Frage... als stufenfrei verstellbare Delay-Line kommt IMHO nur ein RC-Glied in Frage (die digitalen Maxim-Dinger können nur 5 Bit oder so). Aber wie verstellen wir die Zeitkonstante? Per LDR? oder auch per FET?
meine idee für den RIS (random interleaved sampling ) :
während der delay-zeit trigger->sampling wird ein c aufgeladen , dann von nem adc spannung am c gemessen -> entspricht der "ladezeit" und so kann praktisch jedes zeitintervall recht genau erfasst werden
Don't worry about getting older. You're still gonna do dump stuff...only slower