08.11.2005, 08:44 PM
PPS, war schon wieder aus dem sinn geraten ...
gestern hatte ich mit folgendem subcircuit eine einwandfreie nand-funktion simuliert:
.SUBCKT NANDF 2 3 4 50 60
*INTERNAL NAND
*IN1 = 2, IN2 = 3, OUT = 4, VCC= 50, GND = 60
MP1 4 2 50 50 MHCPEF W=112U L=2.4U AD=150P AS=300P PD= 75U PS=150U
MP2 4 3 50 50 MHCPEF W=112U L=2.4U AD=150P AS=300P PD= 75U PS=150U
MN1 4 2 5 60 MHCNEF W=300U L=2.4U AD=300P AS=300P PD=300U PS=300U
MN2 5 3 60 60 MHCNEF W=300U L=2.4U AD=300P AS=300P PD=300U PS=300U
.ENDS
"INTERNAL NAND" ist wohl ohne ein- oder ausgänge, aber mit verweis auf die beiden
cmos-mosfet-modelle erledigt es die verknüpfungsanweisung mit transistoren und scheint
dazuzugehören
gestern hatte ich mit folgendem subcircuit eine einwandfreie nand-funktion simuliert:
.SUBCKT NANDF 2 3 4 50 60
*INTERNAL NAND
*IN1 = 2, IN2 = 3, OUT = 4, VCC= 50, GND = 60
MP1 4 2 50 50 MHCPEF W=112U L=2.4U AD=150P AS=300P PD= 75U PS=150U
MP2 4 3 50 50 MHCPEF W=112U L=2.4U AD=150P AS=300P PD= 75U PS=150U
MN1 4 2 5 60 MHCNEF W=300U L=2.4U AD=300P AS=300P PD=300U PS=300U
MN2 5 3 60 60 MHCNEF W=300U L=2.4U AD=300P AS=300P PD=300U PS=300U
.ENDS
"INTERNAL NAND" ist wohl ohne ein- oder ausgänge, aber mit verweis auf die beiden
cmos-mosfet-modelle erledigt es die verknüpfungsanweisung mit transistoren und scheint
dazuzugehören