08.11.2005, 06:18 PM
wenn das mit den toleranzen eindeutig ist, sollte doch mal versucht werden, ein gatter
zu simulieren - z.b. ein HC00 nand mit zwei eingängen - dazu ein asy-symbol:
Version 4
SymbolType CELL
LINE Normal -32 96 -32 32
LINE Normal -32 32 -16 32
LINE Normal -32 96 -16 96
CIRCLE Normal 32 72 16 56
ARC Normal -48 96 16 32 -16 96 -16 32
WINDOW 0 -28 64 Left 0
WINDOW 3 17 97 Left 0
SYMATTR Value ?
SYMATTR Prefix X
SYMATTR SpiceModel ?
SYMATTR Value2 ?
SYMATTR Description 2 input NAND-gate/HC00 highspeed-MOS (mosfet input level)
PIN -32 48 NONE 0
PINATTR PinName in1
PINATTR SpiceOrder 1
PIN -32 80 NONE 0
PINATTR PinName in2
PINATTR SpiceOrder 2
PIN 32 64 NONE 0
PINATTR PinName out
PINATTR SpiceOrder 3
PIN -16 32 NONE 0
PINATTR PinName vcc
PINATTR SpiceOrder 4
PIN -16 96 NONE 0
PINATTR PinName gnd
PINATTR SpiceOrder 5
zu simulieren - z.b. ein HC00 nand mit zwei eingängen - dazu ein asy-symbol:
Version 4
SymbolType CELL
LINE Normal -32 96 -32 32
LINE Normal -32 32 -16 32
LINE Normal -32 96 -16 96
CIRCLE Normal 32 72 16 56
ARC Normal -48 96 16 32 -16 96 -16 32
WINDOW 0 -28 64 Left 0
WINDOW 3 17 97 Left 0
SYMATTR Value ?
SYMATTR Prefix X
SYMATTR SpiceModel ?
SYMATTR Value2 ?
SYMATTR Description 2 input NAND-gate/HC00 highspeed-MOS (mosfet input level)
PIN -32 48 NONE 0
PINATTR PinName in1
PINATTR SpiceOrder 1
PIN -32 80 NONE 0
PINATTR PinName in2
PINATTR SpiceOrder 2
PIN 32 64 NONE 0
PINATTR PinName out
PINATTR SpiceOrder 3
PIN -16 32 NONE 0
PINATTR PinName vcc
PINATTR SpiceOrder 4
PIN -16 96 NONE 0
PINATTR PinName gnd
PINATTR SpiceOrder 5