03.11.2005, 08:27 PM
Die Eingangsbeschaltung ist im Tietze gezeigt, aber mit den Transistorflächen könntest du recht
haben, wobei ich mich frage, wozu dann diese beiden Highspeed CMOS-Fet-Modelle gut sein sollen.
Wenn das dynamische Verhalten so gut beschrieben ist, sollte der Sache nichts im Weg stehen.
Ich habe dsbzgl. meine Zweifel und würde mir an deiner Stelle vorher die Übertagungskennlinie eines
CMOS-Gatters ansehen (im Tietze mit Toleranzgrenzen abgebildet), die statischen 2µA haben bereits
bei 1MHz keine allzu große Bedeutung mehr
Und wie verhält sich nun ein intern rückgekoppelter Schmitt-Trigger gegenüber einem Einfachgatter?
haben, wobei ich mich frage, wozu dann diese beiden Highspeed CMOS-Fet-Modelle gut sein sollen.
Wenn das dynamische Verhalten so gut beschrieben ist, sollte der Sache nichts im Weg stehen.
Ich habe dsbzgl. meine Zweifel und würde mir an deiner Stelle vorher die Übertagungskennlinie eines
CMOS-Gatters ansehen (im Tietze mit Toleranzgrenzen abgebildet), die statischen 2µA haben bereits
bei 1MHz keine allzu große Bedeutung mehr
Und wie verhält sich nun ein intern rückgekoppelter Schmitt-Trigger gegenüber einem Einfachgatter?